Пользовательского поиска

192  бита  и  имеет  словарную  организацию,  как  при  записи  информации,  так  и  при  считывании.

Функциональная  схема  запоминающего  устройства  адреса  состоит  из:

1.     Матрицы  памяти  6*32.

2.     Дешифратора  столбцов.

3.     Счетчика  тактовых  импульсов.

4.     Схемы  совпадения.

Работает  устройство  следующим  образом:

1.      В  режиме  записи  (запись  ведется,  как  в  адресное  ЗУ,  так  и  в  ЗУ  коммутации),  в  соответствии  с  тактовыми  импульсами  записывается  информация  об  адресе  коммутируемого  канала  и  его  состоянии  на  данный  момент.  Информация  поступает  от устройства  управления  в  виде  6ти  разрядных  слов.

2.     

-  Считывание  разрешено

 

t

 
В  режиме  считывания  информации  адрес  коммутируемого  канала  должен  поступить раньше  начала  считывания  информации  из  запоминающего  устройства  коммутации,  для  этого  необходима  схема  совпадения,  формирующая  сигнал  разрешения  чтения  на  запоминающее  устройство  коммутации.  Так  как  сигнал  разрешения  чтения  для  запоминающего  устройства  адреса  является  постоянным,  а  информация  на  выходе  обновляется  благодаря  счетчику  тактовых  импульсов,  постоянно  меняющему  адрес  считывания;  то  при  включении  схемы  совпадения  тактового  импульса  и  сигнала  разрешения  чтения,  на  выходе  этой  схемы  будет  формироваться  сигнал,  соответствующий  моменту  поступления  адреса  на  запоминающее  устройство  коммутации.

 

-          параллельная  шина

-          исходящие  групповые  каналы

 

Рз/сч

 
Блок  формирования  исходящих  групповых  каналов,  предназначен  для  формирования  8ми  каналов  стандарта  ИКМ  -  30/32  из  поступающего  на  его  вход  уплотненного  во  времени  и  разнесенного  в  пространстве  скоммутированного  канала.  Для  обеспечения  непрерывного  формирования  каналов  блок  нуждается  в  двух  запоминающих  устройствах,  в  каждый  момент  времени  из  одного  идет  считывание,  а  в  другой  идет  запись. В  момент  записи  по  параллельной  шине  передается  восемь  разрядов  одного  из  каналов,  следовательно,  ОЗУ  должно  содержать  восемь  элементов  в  столбце.  В  момент  считывания  формируются  восемь  исходящих  групповых  каналов,  в  каждый  момент  времени  на  выход  поступают  восемь  бит,  по  одному  на  каждый  канал;  следовательно,  ОЗУ  должно  содержать  восемь  столбцов.  Таким  образом,  общая  емкость  ОЗУ  составляет  64  бит.

Организация  ОЗУ  словарная,  но  при  записи  информации  каждая  ячейка  памяти  состоит  из  элементов  памяти,  входящих  в  соответствующий  столбец  матрицы,  а  при  считывании  -  из  элементов,  входящих  в  соответствующую  строку. Схема  данного  устройства  состоит  из:

1.  Собственно  матрицы  памяти.

2.   Дешифраторы  строк  и  столбцов.

3.  Счетчик  предназначен  для  формирования  адресов  записи  и  считывания.

 

Яндекс цитирования Rambler's Top100

Главная

Тригенерация

Новости энергетики